找回密码
 立即注册
科技快报网 首页 科技快报 IT资讯 查看内容
揽获多项产品技术创新大奖!TCL实业携顶尖科技闪耀CES 2026技嘉于 CES 2026 发布CQDIMM 技术 实现 256GB 满载 DDR5-7200 极限性能伊利秉持潘刚的“社会价值领先”理念,推动可持续生态共建邦彦云PC赋能AI标注新变革:安全、效率、协同三重突破引领行业升级央视《匠心中国》聚焦易视界:十八载坚守诠释视保匠心合合信息Chaterm入选沙利文《2025年中国生成式AI行业最佳应用实践》灵犀智能CES 2026参展纪实 登顶AI陪伴产品榜单星空源储首次亮相 CES 探索AI驱动的全场景智慧能源新生态新年有小艺,“艺”马当先接鸿运全球AI新品京东首发 三天超长CES探展直播让3C数码新品触手可及腾讯音乐(TME)年度盛典圆满收官:用数据说话,全面呈现华语乐坛多元生态香港空运部成立运营,全球化网络布局再落关键一子成者AI会议机器人等系列新品打响“AI会议时代”系统战从科技创新至产业创新:从光谱技术的全景比较,看“中国原创”的力量锚定欧美增长极,未岚大陆以全场景方案展现中国智造品牌顶尖科技实力成年人直播打赏有无“后悔药”?央视报道法院判例:驳回退款诉求P300全球首发:普宙科技在CES发布全新“城市低空智能体”东软集团获得华为“钻石经销商”认证德适生物将赴港上市,染色体核型分析领域市占率第一歌尔亮相CES 2026:声光电技术革新助力智能交互体验升级

Intel技术新突破,3个原子厚度材料集成1万亿晶体管

2022-12-05 12:05:26 来自: 中关村在线

在IEDM 2022 IEEE国际电子器件会议上,Intel公布了多项新的技术突破,将继续贯彻已经诞生75年的摩尔定律,目标是在2030年做到单芯片集成1万亿个晶体管,是目前的10倍。晶体管数量/密度一直是衡量半导体技术进步的重要指标,目前已经可以做到单芯片1000多亿个晶体管,比如Intel Ponte Vecchio GPU。




摩尔定律原型

从应变硅、高K金属栅极、FinFET立体晶体管,到未来的RibbonFET GAA环绕栅极晶体管、PowerVia后置供电,再到2.5D EMIB+3D Foveros、Foveros Direct/Omni封装技术,Intel一直在从各项技术上推动摩尔定律。


IEDM 2022会议上,Intel披露了三个方面的技术突破:

1、下一代3D封装准单芯片

基于混合键合(hybrid bonding),将集成密度和性能再提升10倍。同时间距缩小到3微米,使得多芯片互连密度和带宽媲美如今的单芯片SoC。


2、超薄2D材料在单芯片内集成更多晶体管

使用厚度仅仅3个原子的2D通道材料,Intel展示了GAA堆栈纳米片,在双栅极结构上,在室温环境、低漏电率下,达成了非常理想的晶体管开关速度。Intel第一次深入揭示了2D材料的电接触拓扑,可实现更高性能、更有弹性的晶体管通道。


3、高性能计算能效、内存新突破

Intel研发了可垂直堆叠在晶体管之上的全新内存,并首次展示了全新的堆叠铁电电容,性能媲美传统铁电沟道电容,可用于在逻辑芯片上打造FeRAM。

现在Intel正在打造300毫米直径的硅上氮化镓晶圆,比标准的氮化镓提升20倍。同事,Intel在超高能效方面也取得了新的突破,尤其是晶体管在断电后也能保存数据,三道障碍已经突破两道,很快就能达成在室温下可靠运行。





Intel制造工艺路线图
Intel封装技术路线图

  免责声明:本网站内容由网友自行在页面发布,上传者应自行负责所上传内容涉及的法律责任,本网站对内容真实性、版权等概不负责,亦不承担任何法律责任。其原创性以及文中陈述文字和内容未经本站证实,对本文以及其中全部或者部分内容、文字的真实性、完整性、及时性本站不作任何保证或承诺,并请自行核实相关内容。本站不承担此类作品侵权行为的直接责任及连带责任。如若本网有任何内容侵犯您的权益,请及时联系我们,本站将会在24小时内处理完毕。

发布者:张晴

相关阅读

微信公众号
意见反馈 科技快报网微信公众号